Bienvenidos al Repositorio Institucional de INAOE


¡Bienvenido a nuestro Repositorio Institucional de INAOE!

Nuestro repositorio es una Plataforma digital que contiene toda nuestra información académica, científica, tecnológica y de innovación, la cual se encuentra vinculada al Repositorio Nacional del CONACYT siguiendo estándares internacionales contemplados en los Lineamientos Técnicos para la construcción de repositorios institucionales publicados por el CONACYT.

Buscar por Autor VICTOR HUGO CHAMPAC VILELA


0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

Mostrando resultados 1 a 20 de 23


Fecha de publicaciónTítuloTipo de publicación/ Tipo de recursoAutor(es)Fecha de depósito
feb-2008A test framework for interconnection open defects Tesis de doctoradoROBERTO GOMEZ FUENTES22-sep-2017
2008A test generation methodology for interconnection opens considering signals at the coupled linesArtículoRoberto Gómez; ALEXANDRO GIRON ALLENDE; VICTOR HUGO CHAMPAC VILELA9-abr-2018
oct-2009An aware methodology to evaluate circuit testability for small delay defectsTesis de doctoradoJOSE LUIS GARCIA GERVACIO13-sep-2017
sep-2009Analysis and detection of wear-out failures in nanometer technologiesTesis de maestríaHECTOR LUIS VILLACORTA MINAYA25-sep-2017
dic-2010Análisis y modelado para roturas de interconexión en tecnologías avanzadasTesis de maestríaISRAEL LÓPEZ ORTEGA2-oct-2017
feb-2014Análisis y optimización de circuitos digitales nano-métricos en presencia de variaciones de procesoTesis de maestríaALEJANDRA NICTE HA REYES FLORES-
sep-2008Análisis y simulación de fallas struck-open en circuitos digitales basados en tecnologías FinFET Tesis de maestríaJULIO CESAR VAZQUEZ HERNANDEZ17-oct-2017
2010Built-In sensor for signal integrity faults in digital interconnect signalsArtículoVICTOR HUGO CHAMPAC VILELA; VICTOR AVENDAÑO FERNANDEZ4-oct-2018
nov-2015Circuitos robustos a envejecimiento de NBTI con voltaje dual de alimentaciónTesis de maestríaFREDDY ALEXANDER FORERO RAMIREZ-
may-2007Design-for-Test Techniques for Opens in Undetected Branches in CMOS Latches and Flip-FlopsArtículoANTONIO ZENTENO RAMIREZ; GUILLERMO ESPINOSA FLORES VERDAD; VICTOR HUGO CHAMPAC VILELA19-feb-2018
sep-2011Detection of small-delay defects in nanometer technologies using inter-path correlationTesis de maestríaFRANCISCO JAVIER GALARZA MEDINA17-oct-2017
feb-2015Diseño de circuitos digitales robusto a variaciones de procesoTesis de maestríaCARLOS ALBERTO SANABRIA DIAZ-
nov-2007Diseño y análisis de celdas de memoria en presencia de radiación Tesis de maestríaJESUS MORENO MORENO10-oct-2017
oct-2013Diseño y pruebas de circuitos y sistemas digitales usando la correlación entre trayectoriasTesis de maestríaJORGE ALEJANDRO NOCUA CIFUENTES3-nov-2017
2010Exploiting magnetic sensing capabilities of Short Split-Drain MAGFETsArtículoGERARD FRANZ SANTILLAN QUIÑONEZ; VICTOR HUGO CHAMPAC VILELA; ROBERTO STACK MURPHY ARTEAGA4-oct-2018
sep-2008Influencia del acoplo capacitivo en el test de fallas struck-openTesis de maestríaLUIS FERNANDO PEREZ JIMENEZ4-oct-2017
jul-2013Metodología de selección de caminos críticos para circuitos nanométricos CMOS tolerantes a envejecimiento debido a NBTITesis de maestríaANDRES FELIPE GOMEZ CHACON-
feb-2016Métodos de optimización para circuitos digitales nanométricos considerando variaciones de procesoTesis de maestríaJUAN FRANCISCO TISZA CONTRERAS-
jul-2010Modeling and design of split-drain MAGFETs and possible applications in integrated circuit testTesis de doctoradoGERARD FRANZ SANTILLAN QUIÑONEZ6-oct-2017
jun-2012Realistic detection of interconnect opens under process variationsTesis de doctoradoJESUS MORENO MORENO-