Por favor, use este identificador para citar o enlazar este ítem:
http://inaoe.repositorioinstitucional.mx/jspui/handle/1009/514
Diseño de bloques de circuito para la implementación de filtros rechazabanda con parámetros variantes en el tiempo | |
MISAEL HERNANDEZ SANDOVAL | |
MIGUEL ANGEL GUTIERREZ DE ANDA JOSE MARIANO JIMENEZ FUENTES | |
Acceso Abierto | |
Atribución-NoComercial-SinDerivadas | |
Filters Parameters-varying notch | |
Parameter-varying filters are systems which are characterized by having a transient
response of short duration. These systems may be used in applications in which the
transient response generated by the filter itself is seen as an undesired component of its
output. The reduction of the transient response of these filters is obtained thanks to the
temporary change of one or more of their descriptive parameters. This work is focused
on the design of analog circuit blocks which will be used in the implementation of a
parameter-varying notch filter and its control system.
Two blocks are considered in the implementation of the aforementioned filter. The
first block is constituted by a notch filter whose quality factor is adjustable. The second
block is represented by a circuit responsible of the generation of exponential decaying
signals. This circuit is used to control the quality factor of the notch filter in order
to reduce the duration of its transient behavior. By means of this circuit, a temporary
reduction of the quality factor of the filter is induced. In order to verify the possible
integration of the aforementioned filter, its constitutive blocks are implemented using
a 0.35μ CMOS technology The performance of both circuits is examined through simulations.
Finally, the performance of the complete notch filter is verified by means of
post-layout simulations. Los filtros con parámetros variantes en el tiempo se caracterizan por ser sistemas con una respuesta transitoria de corta duración. Dichos sistemas pueden ser utilizados en aplicaciones en los que la respuesta transitoria generada de forma natural por el filtro es vista como una componente no deseada de la señal de salida de éste. La reducción de la respuesta transitoria en este tipo de filtros se obtiene mediante la variación temporal de uno o varios de sus parámetros descriptivos. El presente trabajo se enfoca en el diseño de bloques analógicos que serán usados en la implementación de un filtro rechazabanda con parámetros variantes y de su sistema de control. Para implementar dicho filtro, dos bloques son considerados. El primer bloque lo constituye un filtro rechazabanda con factor de calidad ajustable. El segundo bloque está representado por un circuito generador de señales exponenciales decreciente. Este último circuito es usado para controlar el factor de calidad del filtro rechazabanda a fin de reducir la duración de su respuesta transitoria. Con este circuito se induce una reducción temporal del factor de calidad del filtro. Para verificar la posible integración del filtro en cuestión, los bloques analógicos activos que lo forman son implementados usando una tecnología CMOS de 0.35μ. El desempeño de ambos circuitos es comprobado por medio de simulaciones. Finalmente, se verifica el desempeño completo del filtro rechazabanda realizando simulaciones post-layout. | |
Instituto Nacional de Astrofísica, Óptica y Electrónica | |
2010-12 | |
Tesis de maestría | |
Español | |
Estudiantes Investigadores Público en general | |
Hernandez-Sandoval M. | |
ELECTRÓNICA | |
Versión aceptada | |
acceptedVersion - Versión aceptada | |
Aparece en las colecciones: | Maestría en Electrónica |
Cargar archivos:
Fichero | Tamaño | Formato | |
---|---|---|---|
HernandezSM.pdf | 2.16 MB | Adobe PDF | Visualizar/Abrir |