Por favor, use este identificador para citar o enlazar este ítem: http://inaoe.repositorioinstitucional.mx/jspui/handle/1009/704
Decimadores CIC no recursivos: Diseño e Implementación
GERARDO MOLINA SALGADO
GORDANA JOVANOVIC DOLECEK
JOSE ALEJANDRO DIAZ MENDEZ
Acceso Abierto
Atribución-NoComercial-SinDerivadas
COMB Filters
Design
This thesis presents design and implementation of non-recursive CIC decimation filters, with low power consumption and incremented attenuation in the first folding band, comparing with the CIC filter. First, it is presented a general review of sampling rate conversion, the characteristics of CIC filter, and a brief review of methods for improving the attenuation in the stopband of CIC filter. Two different designs have been proposed. The first design is a non-recursive CIC decimation filter structure that improves the alias rejection in the first folding band with a slight increase in the complexity and power consumption of the original non-recursive structure. The second design is a non-recursive CIC decimation filter structure that decreases the power consumption satisfying the minimum aliasing attenuation in all folding bands. The brief introduction to the implementation, which is focused on the efficient implementation of non-recursive CIC decimation filter, in both direct and polyphase form is presented. The proposed decimation filters are implemented and simulated in order to verify their proper operations, the power consumption and the area. Finally, the comparisons of CIC filters and the proposed structures are performed in order to present the benefits and the proper designs.
Esta tesis presenta dos propuestas para el diseño de decimadores CIC (Cascaded-Integrator-Comb) no recursivos, con bajo consumo de potencia y mejora de sus características en frecuencia. Primero se presentan las bases de los sistemas multi-razón (múltiples frecuencias de muestreo), características de filtros CIC y revisión de algunos métodos para mejorar la atenuación en la banda de rechazo del filtro CIC. Se propone una estructura que permite mejorar la atenuación en el primer doblez de la banda a costa de un ligero incremento en complejidad y consumo de potencia en comparación con el decimador CIC no recursivo. También, se propone una estructura para disminuir el consumo de potencia del decimador CIC no recursivo que mantiene un valor mínimo de atenuación en todos los dobleces de la banda. Más adelante, se da una breve introducción a la implementación, la cual está enfocada en la implementación eficiente de los decimadores CIC no recursivos en forma directa y en componentes polifásicas. En base a esto se implementaron las estructuras propuestas y se hicieron simulaciones para verificar su funcionamiento lógico, consumo de potencia y área utilizada. Finalmente, se hacen comparaciones entre las estructuras propuestas y los decimadores CIC no recursivos para verificar que satisfacen los criterios de diseño.
Instituto Nacional de Astrofísica, Óptica y Electrónica
2011-07
Tesis de maestría
Español
Estudiantes
Investigadores
Público en general
Molina-Salgado G.
ELECTRÓNICA
Versión aceptada
acceptedVersion - Versión aceptada
Aparece en las colecciones: Maestría en Electrónica

Cargar archivos:


Fichero Tamaño Formato  
MolinaSG.pdf2.61 MBAdobe PDFVisualizar/Abrir