Por favor, use este identificador para citar o enlazar este ítem: http://inaoe.repositorioinstitucional.mx/jspui/handle/1009/978
Computationally efficient multiplier-free Fir filter design
Diseño eficiente computacional de filtros Fir sin multiplicadores
GORDANA JOVANOVIC DOLECEK
Acceso Abierto
Atribución-NoComercial-SinDerivadas
FIR filter
Equiripple filter
Multiplier-free filter
Rounding
Sharpening
Filtro FIR
Filtro con iguales rizos
Filtro sin multiplicadores
Redondeo
Moldeado
This paper presents a very simple multiplier-free finite impulse response (FIR) lowpass filter design procedure. It involves approximation of an equiripple FIR by rounding operation and application of the sharpening technique. In that way the overall filter is based on combining one simple filter with integer coefficients. The parameters of the design are the rounding constant and the parameters of the sharpening polynomials such as the order of tangencies m and l. Our analysis indicates that utilizing this approach the required number of total nonzero bits becomes quite low and less than in the minimum number of signed powers-of-two (MNSPT) design. The cost is the increase of the total numbers of sums and the delays.
En este artículo se describe un simple método para diseño de los filtros de pasa baja con la respuesta de impulso finito (FIR) sin multiplicadores. El método consiste de una aproximación del filtro diseñado con el método Remez usando el redondeo y técnica moldeado. De esta manera el filtro deseado se recibe combinando un filtro simple con los enteros coeficientes. Los parámetros de diseño son la constante de redondeo y los parámetros del polinomio moldeado m y l. Nuestro análisis muestra que necesito numero de bits es bajo y menos que el mínimo numero de bits (MNSPT). El costo es un incremento total de sumas y retrasos.
Computación y Sistemas
2007
Artículo
Inglés
Estudiantes
Investigadores
Público en general
Jovanovic-Dolecek, G. & Sanjit K. Mitra (2007). Computationally efficient multiplier-free Fir filter design, Computación y Sistemas Vol. 10 (3): 251-267
ELECTRÓNICA
Versión aceptada
acceptedVersion - Versión aceptada
Aparece en las colecciones: Artículos de Electrónica

Cargar archivos:


Fichero Tamaño Formato  
3_Computationally Efficient Multiplier-Free .pdf495.58 kBAdobe PDFVisualizar/Abrir