Por favor, use este identificador para citar o enlazar este ítem:
http://inaoe.repositorioinstitucional.mx/jspui/handle/1009/781
PVT compensated OTA design on SOI-CMOS nanometer technologies | |
FRANCISCO JAVIER VILLOTA SALAZAR | |
GUILLERMO ESPINOSA FLORES VERDAD | |
Acceso Abierto | |
Atribución-NoComercial-SinDerivadas | |
CMOS analogue integrated circuits Analogue processing circuits Amplifiers Differential amplifiers Operational amplifiers | |
In this study the design of a PVT compensated rail-to-rail input stage
with constant transconductance and a high gain stage are presented, with the aim of providing
a robust alternative to the problem of constant transconductance, reduced gain
and at-band gain's variation of amplifiers in nanometer technologies.
Initially, an overview about the main concerns to downscaling in transistor sizing and
some characteristics and details about SOI nanometer technology are given in order to
identify the advantages and drawbacks with respect to CMOS technology. Subsequently,
a solution to the sizing problem in current technology is adopted, which make the design
of circuits possible. A rail-to-rail input stage with constant transconductance is designed,
whose outstanding characteristics are the high robustness to PVT variations and the
easy integration with other stages. These characteristics are obtained using the Feedback
Differential Pair (FDP) circuit, improving the biasing, sub-threshold region for input differential pairs and an addition current circuit with opposite behavior in temperature with
respect to the input signal section.
For the gain stage design, first the problem of at-band gain's variation had to be
solved. Then, some topologies to obtain high gain are reviewed, and at the same time some
design considerations are reviewed and proposed in order to identify robust topologies.
Applying these considerations and the transconductance addition technique, a two stage
amplifier with two transconductance additions is proposed, which reaches a high gain
value without using cascode structures or boosting techniques. Finally, the two designed
circuits are integrated as an OTA circuit, which is fully characterized including PVT and
Monte Carlo simulations in order to verify that all the design considerations were correct. En este trabajo se presenta el diseño de una etapa de entrada de riel a riel con transconductancia constante y una etapa de alta ganancia, con el objetivo de proporcionar una alternativa robusta a los problemas de obtener transconductancia constante, baja ganancia y variación de esta en bajas frecuencias para los amplificadores en tecnologías nanométricas. Inicialmente se presenta una breve introducción acerca de los principales inconvenientes de la reducción de tamaño en las dimensiones del transistor, luego se explican algunas características y detalles acerca de la tecnología SOI de escala nanométrica, esto con el fin de identificar las ventajas y desventajas con respecto a la tecnología CMOS. Posteriormente, se adopta una solución al problema de dimensionamiento en la tecnología empleada, lo cual permite el diseño de los circuitos en la tecnología anteriormente mencionada. Se diseña una etapa de entrada de riel a riel con transconductancia constante, cuyas características más sobresalientes son la robustez a variaciones PVT y su fácil acoplamiento con otras etapas. Estas características se obtienen usando el circuito de par diferencial realimentado (FDP), mejorando la polarización, la región de sub-umbral para los pares diferenciales de entrada y un circuito de suma de corrientes con comportamiento opuesto en temperatura con respecto a la sección de entrada de señal. Para el diseño de la etapa de ganancia, primero se resuelve el problema de variación de ganancia en baja frecuencia. Entonces se revisan algunas topologías para obtener alta ganancia, al mismo tiempo se proponen y revisan consideraciones de diseño con el fin de identificar las topologías robustas. Aplicando estas consideraciones y la técnica de suma de transconductancias, se propone un amplificador de dos etapas con dos sumas de transconductancia, el cual alcanza valores altos de ganancia sin el uso de estructuras tipo cascodo o técnicas de boosting. Finalmente, los dos circuitos diseñados son acoplados como un OTA, el cual es completamente caracterizado incluyendo simulaciones PVT y Montecarlo con el _n de verificar que todas las consideraciones de diseño fueron correctas. | |
Instituto Nacional de Astrofísica, Óptica y Electrónica | |
2012-08 | |
Tesis de maestría | |
Inglés | |
Estudiantes Investigadores Público en general | |
Villota-Salazar F.J. | |
ELECTRÓNICA | |
Versión aceptada | |
acceptedVersion - Versión aceptada | |
Aparece en las colecciones: | Maestría en Electrónica |
Cargar archivos:
Fichero | Tamaño | Formato | |
---|---|---|---|
VillotaSFJ.pdf | 4.94 MB | Adobe PDF | Visualizar/Abrir |