Por favor, use este identificador para citar o enlazar este ítem:
http://inaoe.repositorioinstitucional.mx/jspui/handle/1009/964
Circuito de recuperación de reloj CMOS completamente integrable, diferencial, de alta velocidad y bajo consumo de potencia A fully integral, differential, high-speed, low-power consumption CMOS recovery clock circuit | |
FRANCISCO RUBEN CASTILLO SORIA MONICO LINARES ARANDA MANUEL SALIM MAZA | |
Acceso Abierto | |
Atribución-NoComercial-SinDerivadas | |
Circuito recuperador de reloj Lógica MCML Oscilador de anillo PLL VCO Clock recovery circuit MCML logic Ring oscillator | |
En los sistemas electrónicos de recuperación de información (discos duros, unidades de lectura y escritura de
DVD y CD, etc.), así como en las comunicaciones digitales en banda base, los circuitos de recuperación de
reloj (CRC) juegan un papel fundamental, extrayendo la señal de reloj implícita en los datos recibidos, dicha
señal es necesaria para sincronizar el procesamiento posterior de la información. En la actualidad esta tarea
es difícil de lograr, no solo por la naturaleza aleatoria de los datos, sino por su alta velocidad de transferencia.
En este artículo se presenta el diseño de un circuito de recuperación de reloj integrable en tecnología
CMOS de alto desempeño, que opera a 1.2Gbps y consume únicamente 17.4mW de una fuente de 3.3V.
Las altas prestaciones se logran al realizar un diseño completamente diferencial, utilizando arquitectura PLL
convencional, lógica en modo corriente, así como un novedoso oscilador controlado por voltaje (VCO) de
anillo de solo dos etapas. El diseño fue realizado con parámetros de proceso CMOS AMS de 0.35μm. Los
resultados de la simulación en Hspice comprueban el buen desempeño del circuito, logrando la adquisición
en menos de 300ns. The clock recovery circuit (CRC) plays a fundamental role in electronic information recovery systems (hard disks, DVD and CD read/writeable units) and baseband digital communication systems in recovering the clock signal contained in the received data. This signal is necessary for synchronising subsequent information processing. Nowadays, this task is difficult to achieve because of the datas random nature and its high transfer rate. This paper presents the design of a high-performance integral CMOS technology clock recovery circuit (CRC) working at 1.2 Gbps and only consuming 17.4 mW using a 3.3V power supply. The circuit was fully differentially designed to obtain high performance. Circuit architecture was based on a conventional phase lock loop (PLL), current mode logic (MCML) and a novel two stage ring-based voltage controlled oscillator (VCO). The design used 0.35 μm CMOS AMS process parameters. Hspice simulation results proved the circuits high performance, achieving tracking in less than 300 ns. | |
Revista Ingeniería e Investigación | |
2007-10 | |
Artículo | |
Inglés | |
Estudiantes Investigadores Público en general | |
Pacheco-Bautista, D., et al., (2007). Circuito de recuperación de reloj CMOS completamente integrable, diferencial, de alta velocidad y bajo consumo de potencia, Revista Ingeniería e Investigación, Vol. 27 (3): 70-76 | |
ELECTRÓNICA | |
Versión aceptada | |
acceptedVersion - Versión aceptada | |
Aparece en las colecciones: | Artículos de Electrónica |
Cargar archivos:
Fichero | Tamaño | Formato | |
---|---|---|---|
14_A fully integral, differential_2.pdf | 2.75 MB | Adobe PDF | Visualizar/Abrir |