Buscar



Usa los filtros para afinar la búsqueda.





Resultados 1-6 de 6.
  • Anterior
  • 1
  • Siguiente

Resultados por ítem:


Fecha de publicaciónTítuloTipo de publicación/ Tipo de recursoAutor(es)Fecha de depósito
oct-2008Design and Implementation of a Non-pipelined MD5 Hardware Architectures using a new functional descriptionArtículoIGNACIO ALGREDO BADILLO; CLAUDIA FEREGRINO URIBE; RENE ARMANDO CUMPLIDO PARRA; MIGUEL MORALES SANDOVAL16-mar-2018
2009An area/performance trade-off analysis of a GF(2m) multiplier architecture for elliptic curve cryptographyArtículoMIGUEL MORALES SANDOVAL; CLAUDIA FEREGRINO URIBE; RENE ARMANDO CUMPLIDO PARRA; IGNACIO ALGREDO BADILLO15-jun-2018
2010Efficient hardware architecture for the AES-CCM protocol of the IEEE 802.11i standardArtículoIGNACIO ALGREDO BADILLO; CLAUDIA FEREGRINO URIBE; RENE ARMANDO CUMPLIDO PARRA; MIGUEL MORALES SANDOVAL17-sep-2018
2010A single formula and its implementation in FPGA for elliptic curve point addition using affine representationArtículoMIGUEL MORALES SANDOVAL; CLAUDIA FEREGRINO URIBE; RENE ARMANDO CUMPLIDO PARRA; IGNACIO ALGREDO BADILLO17-sep-2018
2013FPGA-based implementation alternatives for the inner loop of the Secure Hash Algorithm SHA-256ArtículoIgnacio Algredo Badillo; CLAUDIA FEREGRINO URIBE; RENE ARMANDO CUMPLIDO PARRA; MIGUEL MORALES SANDOVAL1-jun-2022
2013Karatsuba-Ofman Multiplier with Integrated Modular Reduction for (2m )ArtículoEduardo Cuevas Farfán; MIGUEL MORALES SANDOVAL; ALICIA MORALES REYES; CLAUDIA FEREGRINO URIBE; Ignacio Algredo Badillo; Paris Kitsos; RENE ARMANDO CUMPLIDO PARRA10-oct-2022

Otras opciones relacionadas