Bienvenidos al Repositorio Institucional de INAOE


¡Bienvenido a nuestro Repositorio Institucional de INAOE!

Nuestro repositorio es una Plataforma digital que contiene toda nuestra información académica, científica, tecnológica y de innovación, la cual se encuentra vinculada al Repositorio Nacional del CONACYT siguiendo estándares internacionales contemplados en los Lineamientos Técnicos para la construcción de repositorios institucionales publicados por el CONACYT.

Buscar por Autor MARIA TERESA SANZ PASCUAL


0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

Mostrando resultados 1 a 19 de 19


Fecha de publicaciónTítuloTipo de publicación/ Tipo de recursoAutor(es)Fecha de depósito
feb-2014A 0.18μm CMOS internally-compensated low-dropout voltage regulatorTesis de maestríaCARLOS FELIPE VENTURA ARIZMENDI-
jun-2013A CMOS automatic gain control design based on piece-wise linear circuitsTesis de doctoradoDAVID MORO FRIAS-
dic-2014CMOS interface circuits for metal-oxide gas sensorsTesis de doctoradoLUIS CARLOS ALVAREZ SIMON-
dic-2016CMOS Low-Power analog Lock-In amplifiersTesis de doctoradoPAULINA MARIANA MAYA HERNANDEZ-
dic-2007Constant-bandwidth adaptive transimpedance amplifierArtículoMARIA TERESA SANZ PASCUAL; LIBRADO ARTURO SARMIENTO REYES12-mar-2018
2010Designing adaptive conditioning electronics for smart sensingArtículoMARIA TERESA SANZ PASCUAL23-oct-2018
2009Digitally programmable analogue circuits for sensor conditioning systemsArtículoMARIA TERESA SANZ PASCUAL21-ago-2018
dic-2016Diseño CMOS de generadores de funciones PWLTesis de maestríaOSCAR JAIR CINCO IZQUIERDO16-nov-2017
11-feb-2016Diseño CMOS de un regulador LDO de alta precisión con protección contra sobrecargasTesis de maestríaFREDY MONTALVO GALICIA-
2013Diseño de circuitos integrados de lectura para microbolómetrosTesis de maestríaDIEGO ANDRES BLANCO MORA-
mar-2019Diseño de un amplificador Lock In con circuito de alineación de fase en tecnología CMOS de 0.18 µmTesis de maestríaMISAEL YERENA MORA25-mar-2019
feb-2012Diseño de un amplificador Lock-In en tecnología CMOS de 0.18µmTesis de maestríaPAULINA MARIANA MAYA HERNANDEZ-
2012Diseño de un circuito de calibración aplicado a sensores ISFETTesis de maestríaERICK GUERRERO RODRIGUEZ-
ene-2013Diseño de una referencia de voltaje bandgap en tecnología CMOSTesis de maestríaJAVIER ALEJANDRO MARTINEZ NIETO-
mar-2012Diseño y simulación de un circuito de control automático de ganancia para sistemas sensoresArtículoDavid Moro Frías; MARIA TERESA SANZ PASCUAL; ALEJANDRO DIAZ SANCHEZ7-may-2021
dic-2021Fully-Integrated Low-Noise CMOS Chopper Amplifiers for Portable Sensor SystemsTesis de doctoradoOscar Cinco Izquierdo24-mar-2023
2012Integration of MOSFET/MIM structures using a CMOS-based technology for pH detection applications with high-sensitivityArtículoJoel Molina Reyes; ALFONSO TORRES JACOME; GUILLERMO ESPINOSA FLORES VERDAD; MARIA TERESA SANZ PASCUAL; Erick Guerrero Rodríguez; BERNI MANOLO PEREZ RAMOS19-abr-2021
12-ene-2018Metodología para encontrar múltiples puntos de operación y diseño de referencias de bandgap Tesis de maestríaJUAN RAFAEL AYALA OLIVARES14-feb-2018
8-may-2013Offset and gain calibration circuit for MIM-ISFET devicesArtículoLuis Antonio Carrillo-Martínez; MARIA TERESA SANZ PASCUAL; Joel Molina Reyes28-mar-2022